題名: | VLSI - Floorplanning 之應用 |
作者: | 陳聖翔 |
系所/單位: | 資訊工程學系,資訊電機學院 |
摘要: | 在 VLSI Physical Design 中許多常見的 constraints 有助於block 之間資料的傳遞,而Outline constraint 是其中之一。這種控制數個有限制條件的 module 在一固定面積中的相關位置的問題,很不好解決。利用 GFA (Genetic Floorplan Algorithm)可以在較短的時間找到一個好的floorplan 的優點,來試著解決 Outline 的問題。最後藉由數種不同 benchmark 的實驗結果,可以證明這個方法不但有效,而且可以快速的找到一個好的解並應用在Floorplanning之外的用途上。 |
日期: | 2007-11-06T01:58:28Z |
學年度: | 92學年度 第二學期 |
開課老師: | 陳德生 |
系所: | 資訊電機學院 資訊工程學系 |
分類: | 資電092學年度 |
文件中的檔案:
檔案 | 描述 | 大小 | 格式 | |
---|---|---|---|---|
IECS_92011.pdf | 5.95 MB | Adobe PDF | 檢視/開啟 |
在 DSpace 系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。