完整後設資料紀錄
DC 欄位語言
dc.contributor.author吳曾傳
dc.contributor.author陳嘉宏
dc.contributor.author陳思穎
dc.contributor.author林正基
dc.contributor.author蔡文凱
dc.contributor.author許明華
dc.date.accessioned2009-08-23T04:50:43Z
dc.date.accessioned2020-05-29T06:39:41Z-
dc.date.available2009-08-23T04:50:43Z
dc.date.available2020-05-29T06:39:41Z-
dc.date.issued2008-07-23T03:06:27Z
dc.date.submitted2007-12-20
dc.identifier.urihttp://dspace.fcu.edu.tw/handle/2377/10787-
dc.description.abstract由於多媒體應用的普及性與顯示器製造技術不斷的進步,數位顯示器的解析度規格也愈趨多樣性,因此如何將數位影像於不同解析度規格之間做轉換並且在維持其高影像品質的同時兼顧低運算成本便是一個重要的課題。本篇論文將針對影像解析度縮放技術設計出線性拓展(Extended-Linear Scaling)的演算法,此演算法具有高效能、低硬體成本與高使用彈性的電路架構。透過撰寫Verilog HDL與VLSI cellbase 晶片製作流程,將此硬體架構實現,此晶片使用的製程為TSMC 0.13μm,其使用面積為452×452μm2,其Gate Count為26200 gates,而工作速度可達267Mhz,如此將可達到即時運算之能力。
dc.description.sponsorship亞洲大學資訊學院, 台中縣霧峰鄉
dc.format.extent10p.
dc.relation.ispartofseries2007 NCS會議
dc.subject影像縮放
dc.subjectVLSI
dc.subjectExtended-Linear
dc.subject影像插補
dc.subject.otherMultimedia SOC
dc.title高效能線性拓展之影像解析度縮放硬體實現
dc.title.alternativeThe Efficient VLSI Design of Extended-Linear Scaling for Digital Image
分類:2007年 NCS 全國計算機會議

文件中的檔案:
檔案 描述 大小格式 
CE07NCS002007000067.pdf1.1 MBAdobe PDF檢視/開啟


在 DSpace 系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。