完整後設資料紀錄
DC 欄位 | 值 | 語言 |
---|---|---|
dc.contributor.author | 吳, 秋宏 Jr | |
dc.contributor.author | 李, 世安 Jr | |
dc.contributor.author | 李, 維聰 Jr | |
dc.date.accessioned | 2011-03-24T23:38:43Z | |
dc.date.accessioned | 2020-05-18T03:24:39Z | - |
dc.date.available | 2011-03-24T23:38:43Z | |
dc.date.available | 2020-05-18T03:24:39Z | - |
dc.date.issued | 2011-03-24T23:38:43Z | |
dc.date.submitted | 2009-11-28 | |
dc.identifier.uri | http://dspace.lib.fcu.edu.tw/handle/2377/30101 | - |
dc.description.abstract | 近幾年來,微處理器一直被廣泛的應用在嵌入式系統與簡單手持式系統上。大多數的嵌入式系統,並不需要強大的處理能力。只需要高適應、高擴充、高移植、低成本、低耗能即可。因此8051仍然被廣泛的使用在簡單的單一系統上。然而,其內部I/O埠的限制與單一匯流排的限制,使其擴充性與操控性一直無法提升。 本篇論文主要的研究目的,在於改進8051內部I/O埠不足的因素與單一匯流排的限制。將其外部記憶體定址的架構,透過我們所設計的System Interconnect Fabric模組來連接至Avalon Interface上。經由memory-mapped I/O裝置,以提升其擴充性;並透過Avalon匯流排的特性,以達成同步化控制I/O的能力來提升其效能。 | |
dc.description.sponsorship | National Taipei University,Taipei | |
dc.format.extent | 6p. | |
dc.relation.ispartofseries | NCS 2009 | |
dc.subject | 8051 | |
dc.subject | Avalon Bus | |
dc.subject | Computer Architecture | |
dc.subject | FPGA | |
dc.subject | Verilog HDL | |
dc.subject.other | Workshop on Computer Architectures, Embedded Systems and VLSI/EDA | |
dc.title | 基於Avalon Bus實現8051之同步化多重I/O控制 | |
分類: | 2009年 NCS 全國計算機會議 |
文件中的檔案:
檔案 | 描述 | 大小 | 格式 | |
---|---|---|---|---|
CEV 5-5.pdf | 241.66 kB | Adobe PDF | 檢視/開啟 |
在 DSpace 系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。