題名: 高介電空間層無源/汲極接面電晶體之特性模擬研究
其他題名: Effect of Different High-κ Spacer on Characteristic of Junctionless Field Effect Transistor (JL-FET)
作者: 陳昱志
張聖偟
關鍵字: 空間層介電常數
高介電常數
無接面電晶體
側壁空間層
Dielectric constant
High-κ spacer
High-κ material Junctionless
JL-FET
Sidewall spacer
系所/單位: 電子工程學系, 資訊電機學院
摘要: 本專題研究我們利用高介電係數閘極側壁空間層(Spacer)進行短通道無接面電晶體(JL-FET)之特性改善研究,透過理論分析與元件模擬預測結果。藉由使用半導體元件模擬軟體Synopsys TCAD Sentaurus進行3D鰭式元件結構LG=80 nm、W=40 nm與通道厚度Tsi=26 nm,進行元件最佳化模擬,並且針對不同空間層材料例如: HfO2(κ=25)、Si3N4(κ=7.5)、SiO2(κ=3.9)等對無接面電晶體造成之I-V特性曲線、DIBL效應與元件漏電流影響作一探討。模擬結果分析,側壁空間層之介電常數越高越能有效降低元件漏電流,並提升輸出電流Ion,改善短通道元件之元件開關比(Ion/Ioff)與 DIBL效應,故使用HfO2空間層能對JL-FET帶來最佳的電性。
In this study, we investigate in the high dielectric constant spacer at device gate sidewall to improve the characteristics of short channel junctionless transistor (JL-FET). With theoretical analysis and device simulation results; therefore, we measure the actual product to verify the expected results. Firstly, we simulated the device structure of the 3D FinFET structure with LG = 80 nm, W = 40 nm and channel thickness TSi = 26 nm achieve the optimal results, using a semiconductor device simulation software of the Synopsys Sentaurus TCAD. And also discussed the effects of JL-FET with different spacer materials, such as HfO2 (κ = 25), Si3N4 (κ = 7.5) and SiO2 (κ = 3.9) on the I-V characteristic curve, DIBL effect and leakage current. The simulation results show that the higher dielectric constant of the spacer, the more effectively reduce the off-state leakage current, increase the output current Ion, improve the on/off current ratio and DIBL effect for the short channel JL-FET. Therefore, JL-FET with HfO2 spacer will have the best device performance.
日期: 2017-03-06T08:02:32Z
學年度: 105學年度 第一學期
開課老師: 林成利
課程名稱: 專題研究(二)
系所: 電子工程學系, 資訊電機學院
分類:資電105學年度

文件中的檔案:
檔案 描述 大小格式 
D0241799105101.pdf2.05 MBAdobe PDF檢視/開啟


在 DSpace 系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。